이산시스템 구현 구조, 디지털 필터 구현 구조

(2013-11-29)
1. 이산시스템 구현 구조

  ㅇ 직접형 (Direct form) 
     - 컨볼루션 합,차분방정식 표현 그대로 구현한 단순한 구현형태
       

  ㅇ 비 기본형,비 표준형 (Non-canonic form) = 직접형 Ⅰ (Direct form Ⅰ) = 종속형
     - 관찰에 의해 시스템함수로부터 직접 얻을 수 있는 구현형태
        . 2개의 서브시스템으로 구분 : (1/분자다항식) x (분모다항식)
           .. 전달함수인수분해하여 2개 전달함수의 곱으로 표현

  ㅇ 기본형,표준형 (Canonic form) = 직접형 Ⅱ (Direct form Ⅱ,Canonic Direct form)
     - 지연소자를 최소화시킨 구현형태
        . 지연소자 감소 => 시스템 소요 기억용량 감소로 비용 감축 도모 가능

  ㅇ 차분방정식,전달함수로부터 구현형태 구분
     - 차분방정식 : 직접형 구현형태
     - 전달함수   : 종속형, 선형위상형, 주파수 임펄스형 구현형태

  ㅇ IIR,FIR 구현형태 구분
     - IIR 시스템 : 직접형, 종속형, 병렬형, 격자형
     - FIR 시스템 : 직접형, 종속형, 선형 위상형, 주파수 임펄스형, 격자형, 고속 콘볼루션


[이산시스템 표현,구현] 1. 이산 시스템 표현 2. 컨볼루션 합 3. 차분 방정식 4. 전달 함수 5. 이산시스템 구현 구조

 
        최근수정     요약목록(시험중)     참고문헌