Full Adder, Half Adder   논리 가산기, 전 가산기, 반 가산기

(2020-09-24)
Top > [기술공통]
[기초과학]
[진동/파동]
[전기전자공학]
[방송/멀티미디어/정보이론]
[통신/네트워킹]
[정보기술(IT)]
[공학일반(기계,재료등)]
[표준/계측/품질]
[기술경영]
전기전자공학 >   1. 전기전자공학
  2. 전기 (Electricity) 이란?
[디지털공학]
[신호 및 시스템]
[회로해석]
[전자기학]
[초고주파공학]
[반도체]
[전자회로]
[전기공학]
[자동제어]
[전자공학(기타일반)]
디지털공학 >   1. 디지털 공학
[(디지털) 수 표현]
[수치 코드]
[부울 대수]
[논리 게이트]
[조합논리회로]
[순서논리회로]
[표준 로직 IC]
[게이트 전기적 특성]
[프로그램 가능 IC]
[디지털 집적회로 구현]
조합논리회로  1. 논리회로
  2. 조합회로
  3. 가산기
  4. 곱셈기
  5. 멀티플렉서
  6. 인코더,디코더
  7. 비교기
  8. 패리티 발생기

1. 논리회로 가산기곱셈기 구현에 주로 많이 이용


2. 반 가산기 (Half-adder)

  ㅇ 2개의 피연산자(오퍼랜드,operand) 만을 더하는 가산기
     - 이전 단에서 올라오는 캐리(올림수)를 고려 안함
       


3. 전 가산기 (Full-adder)

  ㅇ 2개의 피연산자 및 이전의 캐리(올림수)도 포함해서 더하는 가산기
       


4. 전 가산기 = 반 가산기 2개 + OR 게이트 1개

    


[조합논리회로] 1. 논리회로 2. 조합회로 3. 가산기 4. 곱셈기 5. 멀티플렉서 6. 인코더,디코더 7. 비교기 8. 패리티 발생기

    요약목록

Copyrightⓒ written by 차재복 (Cha Jae Bok)     (소액후원)