Plesiochronous Multiplexing, PCM Multiplexing   비동기식 다중화, 유사 동기식 다중화, PCM 다중화

(2019-11-02)

1. 비동기식 다중화/유사동기식 다중화 (Plesichronous Multiplexing)

  ㅇ 서로 동기가 엇비슷하게 맞지 않는 디지틀 입력 신호들을 자체 발진기 클럭을 사용하여,
     - 입력 신호 보다 약간 빠르게 비트 인터리빙하며 시분할 다중화하는 방식
 
  ㅇ PCM 다중화 방식이라고도 불리움


2. 유사동기식 다중화의 특징다중화시 서로다른 사용자 입력 비트열들의 엇비슷한 동기 어긋남을 맞추어감
     - 입력 신호속도다중화 시스템 클록(동기클록)의 속도를 일치하기 위하여
       차이 만큼의 스터핑 비트를 삽입하게 됨

  ㅇ 유사동기식 다중화 단점 
     - 역다중화 과정에서 스터핑 비트 제거시 위상차에 의한 지터가 발생

     - 매 다중화 마다 입력되는 다른 속도디지털 신호 간의 속도차를 보상하기 위한
       동기화(비트채우기, 비트스터핑)와 이를 제어하기 위한 복잡한 과정이 필요
        . 즉, PDH는 고속급 신호에서 저속급 신호를 직접 추출할 수 없고, 
              반드시 단계별 다중화/역다중화를 통해 해당 신호를 만들어가야 함

     - 결국, 다중화 계위가 상승할 때 마다 가격상승의 요인으로 작용되고, 
        . 교환과 전송이 통합되어가는 1980년대 들어와서는 전체 망동기가 확산되면서
          광전송기반의 동기식디지털계위(SDH)가 출현하는 계기가 됨

  ㅇ 표준 
     - 북미방식 PCM (NAS 방식, North America standard)
     - 유럽방식 PCM (CEPT 방식)

  ※ 관련참조용어  ☞  PDH (비동기식디지털계위)


3. PCM 다중화 단계

   PCM 다중화 기본 프레임 구조  ☞  DS-1

[시분할 다중화(TDM)]1. TDM (시분할다중화)   2. STDM (동기식시분할)   3. ATDM(비동기식시분할)   4. TCM   5. PCM 다중화   6. DCME  


"본 웹사이트 내 모든 저작물은 원출처를 밝히는 한 자유롭게 사용(상업화포함) 가능합니다"
     [정보통신기술용어해설]       편집·운영 (차재복)          편집 후원          편집 이력
  1. Top (분류 펼침)      :     1,591개 분류    6,512건 해설