Summing Amplifier   가산 증폭기

(2024-06-25)

뎃셈 회로, Weighted Summer, 가중 합산기


1. 가산 증폭기 (Summing Amplifier), 가중 가산기 (Weighted Summer)

  ㅇ 각 입력에 대해 가중치 합을 만들어내는 회로


2. 가산 증폭기회로 구성 (Op Amp 반전증폭기에 의한 例)

  ㅇ 각 입력 전압귀환 저항(R) 및 각 입력 저항(R)의 比를 곱한 값들을 더함

      


3. 가산 증폭기의 응용 구분

  ㅇ (가중치 없는 가산기)  R1 = R2 = R3 = Rf
     - 세 입력의 단순 합을 출력하는 가산기 역할 : vo = - (v + v + v)

  ㅇ (가중치 있는 가산기 : 가중 합산기)  
     - 세 입력의 가중치 합을 출력하는 가산기 역할 : vo = - (Rf/R1 v + Rf/R2 v + Rf/R3 v)

  ㅇ (평균기)  R = R = R = 3R
     - 세 입력의 평균을 출력하는 평균기 역할 : vo = - 1/3 (v+v+v)

  ※ 이때의 모든 구성에서, 
     - 극성이 반전됨 (parity inverting)
        . 입력들의 합 결과가 음(-)의 값으로 나옴
     - 궤환 저항(Rf) 값을 입력 저항들 보다 크게하면, 
        . 증폭기 동작도 가능

[연산증폭기 기초응용]1. 반전 증폭기   2. 비반전 증폭기   3. 전압 폴로워   4. 가산 증폭기  

[기초응용회로]1. 비교기   2. 클리퍼(리미터)   3. 클램퍼   4. 피크 검출기   5. 오차 검출기   6. 반파,전파 정류기   7. 가산 증폭기   8. 미분기   9. 적분기   10. 진상/지상 회로   11. 샘플 홀드 회로  


"본 웹사이트 내 모든 저작물은 원출처를 밝히는 한 자유롭게 사용(상업화포함) 가능합니다"
     [정보통신기술용어해설]       편집·운영 (차재복)          편집 후원          편집 이력
  1. Top (분류 펼침)      :     1,591개 분류    6,512건 해설