1. 정 논리, 부 논리 이란?
ㅇ 회로 관점에서, 논리 전압 레벨을 다르게 대응시킴
- 정 논리 (Positive Logic) : (True,1)을 높은 전압(High)에, (False,0)을 낮은 전압(Low)에 대응
- 부 논리 (Negative Logic) : (False,0)을 높은 전압(High)에, (True,1)을 낮은 전압(Low) 대응
2. 통상적인, 논리값 대응 전압 레벨 (TTL,CMOS 경우)
ㅇ Positive Logic (정 논리)
- TTL : 0 (Low) => 0 ~ 0.8 [V], 1 (High) => 2.5 ~ 5 [V]
- CMOS : 0 (Low) => 1 ~ 1/3 VDD (0 ~ 1.5 [V]), 1 (High) => 2/3 ~ VDD (3.5 ~ 5 [V])
- 보통,
. TTL : (High) 5 ~ (Low) 0 [V]
. CMOS : (High) 3.5 ~ (Low) 0 [V]
ㅇ Negative Logic (부 논리)
- TTL : 0 (Low) => 2.5 ~ 5 [V], 1 (High) => 0 ~ 0.8 [V]
- CMOS : 0 (Low) => 2/3 ~ VDD (3.5 ~ 5 [V]), 1 (High) => 1 ~ 1/3 VDD (0 ~ 1.5 [V])
3. 입출력 전압/전류 레벨 파라미터
ㅇ 논리 전압 레벨 파라미터
- VIH (min) : 입력에서 논리 1이 되기 위한 최소 전압 레벨 (이 이하로는 1 안됨)
- VIL (max) : 입력에서 논리 0이 되기 위한 최대 전압 레벨 (이 이상에서 0 안됨)
- VOH (min) : 출력에서 논리 1을 나타내는 고정된 최소 전압 레벨
- VOL (max) : 출력에서 논리 0을 나타내는 고정된 최대 전압 레벨
ㅇ 논리 전류 레벨 파라미터
- IIH : High 전압 인가시, 입력으로 흐르는 전류
- IIL : Low 전압 인가시, 입력으로 흐르는 전류
- IOH : 특정 부하 상태 하에서 논리 1 일 때, 출력으로 흐르는 전류
- IOL : 특정 부하 상태 하에서 논리 0 일 때, 출력으로 흐르는 전류