Convolution Summation   컨볼루션 합, 컨벌루션 합, 중첩 합

(2016-12-29)

콘볼루션 합

Top > [기술공통]
[기초과학]
[진동/파동]
[방송/멀티미디어/정보이론]
[전기전자공학]
[통신/네트워킹]
[정보기술(IT)]
[공업일반(기계,재료등)]
[표준/계측/품질]
[기술경영]
전기전자공학 >   1. 전기전자공학
[디지털공학]
[신호 및 시스템]
[회로해석]
[전자기학]
[초고주파공학]
[반도체]
[전자회로]
[전기공학]
[자동제어]
[전자공학(기타일반)]
신호 및 시스템 > [신호 표현/성질]
[시스템 표현/성질]
[신호처리 기초]
[연산 소자]
[이산 신호/이산 시스템]
[변환 해석]
[필터]
[고속 신호 회로 해석]
이산 신호/이산 시스템 > [A/D,D/A 변환]
[이산 신호,이산 연산]
[이산 푸리에 표현]
[z 변환]
[이산 시스템]
이산 시스템 >   1. 이산 시스템
  2. 디지털 필터
  3. FIR
  4. IIR
[이산시스템 표현,구현]
이산시스템 표현,구현   1. 이산 시스템 표현
  2. 컨볼루션 합
  3. 차분 방정식
  4. 전달 함수
  5. 이산시스템 구현 구조

Top > [기술공통]
[기초과학]
[진동/파동]
[방송/멀티미디어/정보이론]
[전기전자공학]
[통신/네트워킹]
[정보기술(IT)]
[공업일반(기계,재료등)]
[표준/계측/품질]
[기술경영]
전기전자공학 >   1. 전기전자공학
[디지털공학]
[신호 및 시스템]
[회로해석]
[전자기학]
[초고주파공학]
[반도체]
[전자회로]
[전기공학]
[자동제어]
[전자공학(기타일반)]
신호 및 시스템 > [신호 표현/성질]
[시스템 표현/성질]
[신호처리 기초]
[연산 소자]
[이산 신호/이산 시스템]
[변환 해석]
[필터]
[고속 신호 회로 해석]
이산 신호/이산 시스템 > [A/D,D/A 변환]
[이산 신호,이산 연산]
[이산 푸리에 표현]
[z 변환]
[이산 시스템]
이산 푸리에 표현 >   1. DTFS(이산시간 푸리에급수)
  2. DTFT(이산시간 푸리에변환)
  3. 디지털 주파수
[이산푸리에변환(DFT)]
이산푸리에변환(DFT)   1. DFT(이산푸리에변환)
  2. DFT 성질
  3. 회전 인자
  4. DFT 계산
  5. FFT(고속푸리에변환)
  6. 컨볼루션 합

1. 컨벌루션 합 (Convolution Summation)이산시스템선형시불변시스템(LTI)의 입출력 관계를 표현
     

  ㅇ 실제 응용에서는 합(summation)의 상한,하한이 제한되어 표현됨
     
     - 입력 신호 : n≥0 만 적용 => 합 하한이 0으로 제한됨
     - 인과적 시스템 : h[n] = 0 (n<0) 즉, h[n-k] = 0 (k>n)  => 합 상한이 n으로 제한됨


2. 컨벌루션 합 계산 

  ㅇ 계산 순서
     ① 접기(folding)      : h[k]를 반전시킴, h[-k]
     ② 이동(shiftng)      : h[-k]를 우측으로 하나씩 이동시킴
     ③ 곱(multiplication) : 각각의 x[k]과 h[n-k]를 곱함 
     ④ 합(summation)      : 각 곱의 결과값들에 대해 합을 취함

  ㅇ MATLAB 계산 및 수작업 계산 수행 例
     


3. 선형시불변시스템(LTI)에서 콘볼루션 성질교환 법칙, 결합 법칙, 분배 법칙 이 성립됨
     - 교환 :   x[n] * y[n] = y[n] * x[n]
     - 결합 :   ( x[n] * y[n] ) * z[n] = x[n] * ( y[n] * z[n] )
     - 분배 :   x[n] * ( y[n] + z[n] ) = x[n] * y[n] + x[n] * z[n]


4. 원형 컨벌루션 (Circular Convolution)

  ㅇ 2개 주기 신호컨벌루션에서, 한 주기 구간에서 만 컨벌루션 계산을 수행하는 연산
     - 주기 신호주기성으로 인해, 컨벌루션주기 만큼 계산이 반복되는 상황이 연출됨

  ㅇ 원형 컨벌루션주기적임

  ㅇ 앞의 1~3 항은 선형 컨벌루션 이라고 함

  ㅇ 원형 컨볼루션이 가능하려면, 두 신호(x[n],h[n])의 길이가 같아야 함


[이산시스템 표현,구현] 1. 이산 시스템 표현 2. 컨볼루션 합 3. 차분 방정식 4. 전달 함수 5. 이산시스템 구현 구조
  1.   기술공통
  2.   기초과학
  3.   진동/파동
  4.   방송/멀티미디어/정보이론
  5.   전기전자공학
        1. 전기전자공학
    1.   디지털공학
    2.   신호 및 시스템
      1.   신호 표현/성질
      2.   시스템 표현/성질
      3.   신호처리 기초
      4.   연산 소자
      5.   이산 신호/이산 시스템
        1.   A/D,D/A 변환
        2.   이산 신호,이산 연산
        3.   이산 푸리에 표현
        4.   z 변환
        5.   이산 시스템
              1. 이산 시스템
              2. 디지털 필터
              3. FIR
              4. IIR
          1.   이산시스템 표현,구현
            1.   1. 이산 시스템 표현
                2. 컨볼루션 합
                3. 차분 방정식
                4. 전달 함수
                5. 이산시스템 구현 구조
      6.   변환 해석
      7.   필터
      8.   고속 신호 회로 해석
    3.   회로해석
    4.   전자기학
    5.   초고주파공학
    6.   반도체
    7.   전자회로
    8.   전기공학
    9.   자동제어
    10.   전자공학(기타일반)
  6.   통신/네트워킹
  7.   정보기술(IT)
  8.   공업일반(기계,재료등)
  9.   표준/계측/품질
  10.   기술경영

 
        최근수정     참고문헌