S/H   Sample and Hold, Track and Hold   샘플 홀드 회로, 샘플 유지 회로, 트랙 홀드 회로, 트랙 유지 회로

(2016-09-06)
Top > [기술공통]
[기초과학]
[진동/파동]
[방송/멀티미디어/정보이론]
[전기전자공학]
[통신/네트워킹]
[정보기술(IT)]
[공업일반(기계,재료등)]
[표준/계측/품질]
[기술경영]
전기전자공학 >   1. 전기전자공학
[디지털공학]
[신호 및 시스템]
[회로해석]
[전자기학]
[초고주파공학]
[반도체]
[전자회로]
[전기공학]
[자동제어]
[전자공학(기타일반)]
신호 및 시스템 > [신호 표현/성질]
[시스템 표현/성질]
[신호처리 기초]
[연산 소자]
[이산 신호/이산 시스템]
[변환 해석]
[필터]
[고속 신호 회로 해석]
이산 신호/이산 시스템 > [A/D,D/A 변환]
[이산 신호,이산 연산]
[이산 푸리에 표현]
[z 변환]
[이산 시스템]
A/D,D/A 변환 >   1. A/D 변환
  2. D/A 변환
  3. 변환기 성능
[샘플링]
[양자화]
[ADC 관련 회로]
ADC 관련 회로   1. 샘플 홀드 회로

Top > [기술공통]
[기초과학]
[진동/파동]
[방송/멀티미디어/정보이론]
[전기전자공학]
[통신/네트워킹]
[정보기술(IT)]
[공업일반(기계,재료등)]
[표준/계측/품질]
[기술경영]
전기전자공학 >   1. 전기전자공학
[디지털공학]
[신호 및 시스템]
[회로해석]
[전자기학]
[초고주파공학]
[반도체]
[전자회로]
[전기공학]
[자동제어]
[전자공학(기타일반)]
전자회로 >   1. 전자 회로
[전자회로 기초]
[트랜지스터 동작]
[증폭기]
[발진기]
[펄스파형회로]
[기초응용회로]
[부품/소자/기타]
기초응용회로   1. 비교기
  2. 클리퍼(리미터)
  3. 클램퍼
  4. 피크 검출기
  5. 오차 검출기
  6. 정류기
  7. 가산 증폭기
  8. 미분기/적분기
  9. 진상/지상 회로
  10. 샘플 홀드 회로

1. 샘플 홀드(Sample and Hold) 이란?샘플되고 한 주기 동안 유지되게 하는 것
     - 0차 샘플 홀드(ZOH) : 한 주기 동안 유지되어 계단 파형 형태를 갖게하는 것
     - 1차 샘플 홀드      : 한 주기 동안 직선 형태를 갖게하는 것
     - 고차 샘플 홀드     : 보다 부드러운 파형에 가깝게 됨 


2. Sample and Hold (샘플 유지) 또는 Track and Hold (트랙 유지) 모드

  ㅇ 트랙(track)/샘플(sample) 및 홀드(hold) 모드 
     - 통상적으로, 이상적인 순간 샘플링은 구현 불가능하고, (샘플 모드)
     - 일정 시간 동안 입력 전압을 뒤따르다가,              (트랙 모드)
     - 샘플링 값에 도달 후에 그때부터 그 값을 유지하게 됨. (홀드 모드)

  ㅇ 트랙(track)/홀드(hold) 구조
     
     - 일반적으로, 하나의 스위치와 하나의 커패시터로 구성됨
        . 또한, 그 앞,뒷 단에 버퍼(완충증폭기)를 둠


3. 샘플 유지 회로/트랙 홀드 회로 구현 例아날로그 신호샘플링하고, 그 샘플 값을 샘플링 주기 동안 유지하는 회로
     

  ㅇ 주요 용도 : ADC 등
     - AD 컨버터A/D 변환시 필요한 변환 시간 동안 일정 전압을 유지시키는데 필요함
        .. 통상, AD 컨버터 맨앞단에 위치시킴


4. [기타 관련 참고 용어]

  ㅇ Feedthrough 오차
     - 이상적으로, 홀드 모드에서 샘플된 결과 출력이 더이상 입력에 의존하지 않아야 되나,
     - 실제적으로, 출력이 입력 변화에 영향 받음 (커플링된 기생 커패시턴스 성분 등에 의해)

  ㅇ 개구 시간 또는 변환 시간(Aperture Time)
     - 전압 샘플 값을 결정하는 샘플링 시간이 0(zero)가 아니고, 
       충전 커패시터에 충전되야하는 즉, 실제 샘플링이 끝날 때까지의 시간
       

  ㅇ Pedestal 오차
     - MOSFET에서의 게이트와 드레인 사이에 기생 커패시턴스(Parasitic Capacitance)에 의해
       게이트에 인가된 제어 전압커패시터의 홀드된 전압에 영향을 주어, 
       출력 전압오차를 유발시키는 것


[ADC 관련 회로] 1. 샘플 홀드 회로
  1.   기술공통
  2.   기초과학
  3.   진동/파동
  4.   방송/멀티미디어/정보이론
  5.   전기전자공학
        1. 전기전자공학
    1.   디지털공학
    2.   신호 및 시스템
      1.   신호 표현/성질
      2.   시스템 표현/성질
      3.   신호처리 기초
      4.   연산 소자
      5.   이산 신호/이산 시스템
        1.   A/D,D/A 변환
              1. A/D 변환
              2. D/A 변환
              3. 변환기 성능
          1.   샘플링
          2.   양자화
          3.   ADC 관련 회로
            1.   1. 샘플 홀드 회로
        2.   이산 신호,이산 연산
        3.   이산 푸리에 표현
        4.   z 변환
        5.   이산 시스템
      6.   변환 해석
      7.   필터
      8.   고속 신호 회로 해석
    3.   회로해석
    4.   전자기학
    5.   초고주파공학
    6.   반도체
    7.   전자회로
    8.   전기공학
    9.   자동제어
    10.   전자공학(기타일반)
  6.   통신/네트워킹
  7.   정보기술(IT)
  8.   공업일반(기계,재료등)
  9.   표준/계측/품질
  10.   기술경영

 
        최근수정     요약목록(시험중)     참고문헌