S/H   Sample and Hold, Track and Hold   샘플 홀드 회로, 샘플 유지 회로, 트랙 홀드 회로, 트랙 유지 회로

(2021-10-11)

First Order Hold, 1차 유지, 샘플 홀드


1. 샘플 홀드 (Sample and Hold) 이란?샘플링 직후, 한 주기 동안 유지시키는 것
     - 0차 샘플 홀드 (ZOH, 0차 유지) : 한 주기 동안 샘플진폭 그대로 유지시킴  (계단 파형)
     - 1차 샘플 홀드 (FOH, 1차 유지) : 한 주기 동안 직선 형태를 갖게함  (직선 파형, Ramp Function)
     - 고차 샘플 홀드 : 보다 부드러운 파형에 가깝게 함  (곡선 파형)


2. Sample and Hold (샘플 유지) 또는 Track and Hold (트랙 유지) 모드샘플(sample), 트랙(track), 홀드(hold) 모드 
     - 통상, 이상적인 순간 샘플링은 구현 불가능하고,         (샘플 모드)
     - 일정 시간 동안, 입력 전압을 뒤따르다가,               (트랙 모드)
     - 샘플링 값에 도달 후에는, 그때부터 그 값을 유지하게 됨 (홀드 모드)

  ㅇ 트랙(track)/홀드(hold) 구현 구조
      
     - 통상, 하나의 스위치와 하나의 커패시터로 구성됨
     - 또한, 그 앞,뒷 단에 버퍼(완충증폭기)를 둠


3. 샘플 유지 회로/트랙 홀드 회로의 구현 例아날로그 신호샘플링하고, 그 샘플 값을 샘플링 주기 동안 유지하는 회로
     

  ㅇ 주요 용도 : ADC 등
     - AD 컨버터A/D 변환시 필요한 변환 시간 동안 일정 전압을 유지시키는데 필요함
        .. 통상, AD 컨버터 맨앞단에 위치시킴


4. [기타 관련 참고 용어]

  ㅇ Feedthrough 오차
     - 이상적으로, 홀드 모드에서 샘플된 결과 출력이 더이상 입력에 의존하지 않아야 되나,
     - 실제적으로, 출력이 입력 변화에 영향 받음 (커플링된 기생 커패시턴스 성분 등에 의해)

  ㅇ 개구 시간 또는 변환 시간(Aperture Time)
     - 전압 샘플 값을 결정하는 샘플링 시간이 0(zero)가 아니고, 
       충전 커패시터충전되야하는 즉, 실제 샘플링이 끝날 때까지의 시간
       

  ㅇ Pedestal 오차
     - MOSFET에서의 게이트와 드레인 사이에 기생 커패시턴스(Parasitic Capacitance)에 의해
       게이트에 인가된 제어 전압커패시터의 홀드된 전압에 영향을 주어, 
       출력 전압오차를 유발시키는 것

ADC 관련 회로
   1. 샘플 홀드 회로  
기초응용회로
   1. 비교기   2. 클리퍼(리미터)   3. 클램퍼   4. 피크 검출기   5. 오차 검출기   6. 반파,전파 정류기   7. 가산 증폭기   8. 미분기   9. 적분기   10. 진상/지상 회로   11. 샘플 홀드 회로  


Copyrightⓒ written by 차재복 (Cha Jae Bok)               기술용어해설 후원
"본 웹사이트 내 모든 저작물은 원출처를 밝히는 한 자유롭게 사용(상업화포함) 가능합니다"